TJ375已经支持PLL的动态配置。打开PLL在Advance Settings中的Dynamic Reconfiguration中勾选Enable就可以了。最大可以支持85组配置参数。动态配置框图如下:

(1)在interface中打开动态配置功能
使用PLL动态配置功能需要打开PLL的reset和lock信号,
需要两个时钟,pll_cfg_clk_i 和 pll_cfg_clk, pll_cfg_clk_i是一个输入时钟,pll_cfg_clk是动态配置的输出时钟,
通过另一个PLL产生一个pll_CFG_CLK_i

在生成动态配置IP之前要先配置PLL的hex
step1:把PLL配置成50M
(2)添加配置参数。点击 Reconfiguration Wizard就可以看到该组参数的配置,点击verify确认参数是否正常;再点击Export生成相应的参数到hex文件;


把PLL的输出修改成100M输出。

再次点击 Reconfiguration Wizard就可以看到该组参数的配置,点击verify确认参数是否正常;再点击Export生成相应的参数到hex文件;


从生成的hex文件可以看到数据有所增加,说明有两个组配置参数。
(3)添加IP.在interface里面设置完成之后就可以添加IP了


RAM Hex file path就是之前生成的hex文件的路径;
PLL instance name就是我们在interface中例化的PLL的名字;
Initial Reference clock Setting :PLL的参考时钟的源,要对于interface中例化的PLL的参考源。再来看下PLL的配置就更清楚了。

IP 端口说明
| port | I/O | clock Domain | |
| user_pll_en | O | 连接PLL的复位信号 | |
| pll_cfg_clk | O | 动态配置时钟,要与interface内部输入的时钟名一致,25 - 150MHz,应该是pll_cfg_clk_i的二分频生成时钟 | |
| pll_cfg_clk_i | I | 50 - 300MHz | |
| pll_cfg_rst_n_i | 复位PLL动态配置。只有pll_recfg_in_progress为低时才允许断言。 | ||
| pll_select_pcr | I | pll_cfg_clk_i | 把PLL切回PCR设置。 |
| pll_cfg_start | I | pll_cfg_clk_i | 拉高该信号启动PLL动态配置。实测一个时钟周期即可。 |
PCR: Peripheral Configuration Register PLL在interface中设置的初始值 。可以通过把pll_select_pcr拉高来恢复到初始值
- 随机文章
- 热门文章
- 热评文章
- 无线充电 触手可及 | 捷捷微电子打造便捷智能生活!
- 短距离不用加?加了总没错?终端电阻的正确“打开方式”
- 冠显光电0.6"HDMI 单目驱动板方案,加速微显示方案落地
- NVMe IP高速传输却不依赖XDMA设计之二:PCIe读写逻辑
- 中微爱芯RISC-V内核32位通用MCU AiP32RV1564介绍
- EtherCAT主站转Profinet网关接IS620N伺服驱动器与西门子plc通讯案例
- 双智网络概述和关键技术
- 高端显示模组冷暖色色差的成因